林鴻文 - 元智大學電機工程學系(甲組)

文章推薦指數: 80 %
投票人數:10人

元智大學電機系助理教授2010.2~now. 工業研究院電腦與通訊研究所研究助理2006.9~2008.4. 交通大學電機與控制研究所博士後研究員2009.2~2010.2 ... 03-4638800ext.7101 桃園市中壢區遠東路135號 English 繁體中文 學系成員 首頁 學系成員 學系成員 全部 職技同仁 系所師資1-控制組 系所師資2-電子組 系所師資3-數位科技組 系所師資4-合聘師資 林鴻文助理教授 辦公室位置:70629 03-4638800#7128 [email protected] 個人網站:前往查看 學生實驗室:70635類比積體電路實驗室 基本資料 期刊論文 會議論文 研究計畫 相關著作與專利 得獎事蹟 學歷 中央大學電機工程博士 經歷 元智大學電機系助理教授2010.2~now 工業研究院電腦與通訊研究所研究助理2006.9~2008.4 交通大學電機與控制研究所博士後研究員2009.2~2010.2 研究專長 Analog/MixedSignalIntegratedCircuitDesigns 類比/混合訊號電路設計 HighSpeedSerialLinkSystemDesign 高速序列介面電路設計 CMOSLow-Voltage/Low-PowerDesignTechniques CMOS低電壓低功率設計技術 期刊論文 (本人於2009年底因家庭因素改姓為"林(Lin)",2009年以前之資料姓氏為"呂(Lu)") 期刊論文Journal 1.HungwenLu,HsinwenWang,ChauchinSu,andChien-NanJimmyLiu,“DesignofanAll-DigitalLVDSDriver,”IEEETransactionsonCASI,vol.56,issue.8,pp.1635-1644,August2009. 2.HungwenLu,ChauchinSu,andChien-NanJimmyLiu,“ATree-TopologyMultiplexerforMultiphaseClocksSystem,”IEEETransactionsonCASI,vol.56,issue.1,pp.124-131,January2009. 3.HungwenLu,ChauchinSu,andChien-NanJimmyLiu,“AScalableDigitalizedBufferforGigabitI/O,”IEEETransactionsonCASII,vol.55,issue.10,pp.1026-1030,October2008. 會議論文 (本人於2009年底因家庭因素改姓為"林(Lin)",2009年以前之資料姓氏為"呂(Lu)") 國際會議論文InternationalConference 1.Hung-WenLin,Jin-YiLin,"APassbandLockLoopCircuitSystemforBandPassFilter,"inProceedingsofIEEESystemonChipDesignConference,Nov.2016. 2.Hung-WenLinandChien-HanChuang,"ALow-AreaDigitalizedLow-Pass-FilterwithProgrammableActive-RCLoad",inProceedingsofIEEESystemonChipDesignConference,Nov.2015. 3.Ming-ChunHsuandHung-WenLin,"HeatDissipationImprovementDesignForQSFPConnector",inProceedingsofIEEEInternationalMicrosystems,Packaging,AssemblyandCircuitsTechnologyconference,Oct.2015. 4.Hung-WenLin,Guan-RuWu,Zhi-XiangShao,Yong-HsinHuang,"An10-Gb/sPulse-ModeI/OforOn-Chip5-mminterconnect,"inProceedingsofIEEESystemonChipDesignConference,Nov.2014. 5.Hung-WenLin,Wu-WeiLin,Chun-YenLin,"ALow-IFAGCAmplifierforDSRCReceiver,"inProceedingsofIEEESystemonChipDesignConference,Nov.2014. 6.Hung-WenLin,Jin-YiLin,Ming-TaiChuang,“ALowAreaDigitalizedChannelSelectionFilterforDSRCSystem“inProceedingsofIEEEInternationalSymposiaonVLSIDesign,AutomationandTest,April2014. 7.Hung-WenLin,Hsin-LinHu,Wu-WeiLin,"ADLL-BasedFSKDemodulatorfor5.8GHzDSRC/ETCRFReceiver"inProceedingsofIEEESystemonChipDesignConference,Nov2012. 8.Hung-WenLu,Ying-ChiehHo,YingLinFa,Chau-ChinSu,“5Gb/sPulseSignalingInterfaceforLowPowerOn-ChipDataCommunication,”inProceedingsofIEEECircuitsandSystemsConference,May2010. 9.Wei-ChangLiu,Chih-HsienLin,Shyh-JyeJou,Hung-WenLu,Chau-ChinSu,Kai-WeiHong,Kuo-HsingCheng,Shyue-WenYang,Ming-HwaSheu,“Anillustrationofmicro-networkonchipwith10-Gb/stransmissionlinks,”inProceedingsofAsiaSolidStateCircuitConference,November2009. 10.Shuo-TingKao,Hung-WenLu,Chau-ChinSu,“A1.5V7.5uWProgrammableGainAmplifierforMultipleBiomedicalSignalAcquisition,”inProceedingsofIEEEBiomedicalCircuitsandSystemsConference,pp.73-76,November2009. 11.HungwenLu,ChauchinSu,andChien-NanLiu,”AScalableDigitalizedBufferforGigabitI/O,”inProceedingsofCustomIntegratedCircuitsConference,pp.241-244,September2008. 12.ChauchinSu,PochengLin,andHungwenLu,”AnInverterBased2-MHz42-μW∑∆ADCwith20-KHzBandwidthand66dBDynamicRange,”inProceedingsofAsiaSolidStateCircuitConference,pp.63-66,November2006. 13.HungwenLuandChauchinSu,”A1.25to5GbpsLVDSTransmitterwithaNovelMulti-PhaseTree-TypeMultiplexer,”inProceedingsofAsiaSolidStateCircuitConference,pp.389-392,November2005. 14.Hsin-WenWang,Hung-WenLu,andChau-ChinSu,“ASelf-CalibrateAll-Digital3GbpsSATADriverDesign,”inProceedingsofAsiaSolidStateCircuitConference,pp.57-60,November2005. 15.Wei-DaChen,Jen-ChienHsu,Hung-WenLu,andChau-ChinSu,“ASpreadSpectrumClockGeneratorforSATA-II,”inProceedingsofInternationalSymposiumonCircuitsandSystems,pp.2643-2646,May2005. 16.Hung-WenLu,Yin-TinChaung,andChau-ChinSu,“AllDigital625Mbps&2.5GbpsDeskewBufferDesign,”inProceedingsofInternationalSymposiumonVLSIDesign,AutomationandTest,pp.258-261,April2005. 17.Hsin-WenWang,Hung-WenLu,andChau-ChinSu,”ADigitizedLVDSDriverwithSimultaneousSwitchingNoiseRejection,”inProceedingsofIEEEAsia-PacificconferenceonAdvancedSystemIntegratedCircuits,pp.232-235,August2004. 18.Hung-WenLuandChau-ChinSu,“A5GbpsCMOSLVDSTransmitterwithMulti-PhaseTree-TypeMultiplexer,”inProceedingsofIEEEAsia-PacificconferenceonAdvancedSystemIntegratedCircuits,pp.228-231,August2004. 國內會議論文DomesticConference 1.Z.-S.Zhang,T.-H.Lin,H.-W.Lin,"ALow-AreaProgrammableLow-Pass-FilterwithAutomatic-3dBFrequencyCalibration,"第三十屆超大型積體電路研討會,2019年8月 2.Z.-S.Zhang,T.-H.Lin,H.-W.Lin,"ABufferCircuitfortheInterfaceofRFandBasebandSystem,"第三十屆超大型積體電路研討會,2019年8月 3.Z.-S.Zhang,J.-H.Yan,H.-W.Lin,"ATunableLow-PassFilterwithWideBandwidth-RangeUsingMixed-ModeControls,"第二十九屆超大型積體電路研討會,2018年8月 4.J.-k.Li,Y.-L.Chen,H.-W.Lin,"ABasebandCDRcircuitforDedicated-Short-Range-CommunicationsSystems,"第二十九屆超大型積體電路研討會,2018年8月 5.S.-F.Chou,H.-W.Lin,"A0.35V,500MbpsDigitalizedLVDSdriverin0.18umCMOStechnology,"第二十七屆超大型積體電路研討會,2016年8月 6.C.-H.Chuang,J.-K.Li,H.-W.Lin,"ALow-AreaDigitalizedLow-Pass-FilterwithProgrammableActive-RCLoad,"第二十六屆超大型積體電路研討會,2015年8月 7.J.-Y.Lin,Y.-H.Huang,H.-W.Lin,"APassbandCalibrationCircuitSystemforChannelSelectionFilter,"第二十六屆超大型積體電路研討會,2015年8月 8.J.-S.Shao,S.-F.Zhou,H.-W.Lin,“A1.2V3.5GbpsDigitalizedLVDSdriverin0.18umCMOStechnology,"第二十六屆超大型積體電路研討會,2015年8月(最佳論文候選) 9.H.-W.Lin,G.-R.Wu,C.-Y.Lin,"AnOn-ChipImpulseModeInterfaceCircuitDesign,"第二十五屆超大型積體電路研討會,2014年8月 10.W.-W.Lin,H.-W.Lin,J.-K.Li,"ABand-PassIFAGCAmplifierForDSRCSystem,"第二十五屆超大型積體電路研討會,2014年8月 11.H.-W.Lin,W.-W.Lin,C.-Y.Lin,“AIFAGCAmplifierForDSRCSystem,"第二十五屆超大型積體電路研討會,2014年8月 12.H.W.Lin,J.Y.Lin,M.T.Chuang,“A40MHzIFBandPassFilterforDSRCSystem,"第二十四屆超大型積體電路研討會,2013年8月 13.H.W.Lin,M.TChuang,“A10bitsFastStartUpDigitalControlOscillator,"第二十四屆超大型積體電路研討會,2013年8月 14.H.W.Lin,H.LWu,W.WLin,“ADLL-basedFSKDemodulatorforDSRCSystemwithanOscillator-basedDelayLine,"第二十三屆超大型積體電路研討會,2012年8月 15.H.W.Lu,C.C.Yang,J.M.ShihandC.C.Su,"A10Gb/s/pinTransceiverforOn-ChipBuswithAll-DigitalSerDesScheme,"第二十一屆超大型積體電路研討會,2010年8月.(最佳論文候選) 16.H.W.Lu,J.M.ShihandC.C.Su,"All-DigitalResonantDCOwithInverter-basedTunableActiveInductor,"第二十一屆超大型積體電路研討會,2010年8月. 17.S.-T.Kao,H.W.Lu,S.M.ChuangandC.C.Su,"ALowPowerAnalogFront-EndforBiomedicalSignalRecording,"第二十屆超大型積體電路研討會,2009年8月.(最佳論文候選) 18.S.-T.Kao,H.W.Lu,S.M.ChuangandC.C.Su,"A1.5-VProgrammableFront-EndBio-PotentialSignalAcquisitionIC,"第二十屆超大型積體電路研討會,2009年8月. 19.H.W.LuandC.C.Su,“AScalableDigitalizedBufferforGigabitI/O,"第十九屆超大型積體電路研討會,2008年8月. 20.H.W.Lu,KuanYuChen,Chau-ChinSu,“ALowPowerTree-TypeMultiplexerwithembeddedtimingskewswitch,”第十八屆超大型積體電路研討會,2007年8月. 21.H.W.Lu,KuanYuChen,Chau-ChinSu,“ADigitalizeLVDSDriverwithOutputLevelSelf-CalibrateandPre-Emphasis,”第十七屆超大型積體電路研討會,2006年8月. 22.H.W.LuandC.C.Su,“A1.25-5GbpsCMOSLVDSTransmitterwithMulti-PhaseTree-TypeMultiplexer,"第十六屆超大型積體電路研討會,2005年8月. 23.H.W.LuandC.C.Su,“A2.5GbpsDigitalizeLVDSTransceiverdesign,”第十五屆超大型積體電路研討會,2004年8月. 24.H.W.Wang,H.W.LuandC.C.Su,“ADigitizedLVDSDriverwithSimultaneousSwitchingNoiseRejection,”第十五屆超大型積體電路研討會,2004年8月. 25.H.W.LuneandC.C.Su,“A5GbpsCMOSLVDSTransmitterwithMulti-PhaseTree-TypeMultiplexer,"第十四屆超大型積體電路研討會,2003年8月. 研究計畫 https://sites.google.com/site/yzuhsiclab/project-updates 相關著作與專利 美國專利USA 1.No.10063236,Dec.13,2016,Hung-WenLinShih-FangJhouandChih-HsiangShao,"Low-voltagedifferentialsignalingtransmitterandreceiver." 2.No.7843276,Nov.30,2010.Hung-WenLuandChau-ChinSu,“Oscillatorcircuit.” 3.No.7977993,July12,2011.Hung-WenLuandChau-ChinSu,“Signaldelaycircuit.” 4.No.7912166,Mar.22,2011.Jen-ChienHsu,Hung-WenLu,Chau-ChinSu,Yeong-JarChang,“Built-injittermeasurementcircuit.” 5.No.7495479,Feb.24,2009.Jen-ChienHsu,Hung-WenLu,Chau-ChinSu,Yeong-JarChang,“Sampleandholdcircuitandrelateddatasignaldetectingmethodutilizingsampleandholdcircuit.” 6.No.7,474,239,January6,2009.Chau-ChinSu,Hung-WenLu,Shun-MinChi,“Self-CalibratingHigh-SpeedAnalog-to-DigitalConverter.” 7.No.7,764,086,July27,2010,Hung-WenLuandChau-ChinSu,“Buffercircuit.” 8.No.7,415,089,August19,2008.Chau-ChinSu,CheinhsiLee,Hung-WenLu,Hsueh-ChinLin,Yen-PinTseng,Chia-NanWang,Uan-JiunLiu,”High-speedseriallinkclockanddatarecovery” 台灣專利TAIWAN 1.專利號碼:I599173,2017年9月,林鴻文,周世芳,邵致翔,"低電壓差動訊號模式發射與接收電路" 2.專利號碼:286016,2007年8月,蘇朝琴,李建錫,呂鴻文,”傳輸機之時脈與資料回復裝置與其操作方法” 3.專利號碼:272770,2007年2月.蘇朝琴,陳俊銘,呂鴻文,”多相位數位控制震盪器.” 4.專利號碼:268055,2006年12月.蘇朝琴,李建錫,呂鴻文,林學錦,曾硯彬,王家男,劉萬鈞,”高速串列鏈結時脈及資料回復系統及方法” 5.專利號碼:241766,2005年10月1日.蘇朝琴,王信文,呂鴻文,”可抑制同步切換雜訊電路.” 6.專利號碼:239144,2005年9月1日.蘇朝琴,呂鴻文,莊英廷,”通訊傳輸機之數位相為校正緩衝器與其操作方法.” 中國大陸專利CHINA 1.公开号:CN101207379,2007.12.21,吕鸿文;苏朝琴,“缓冲器电路” 2.公开号:CN101359014,2007.7.31,吕鸿文;苏朝琴,“内建抖动测量电路” 3.公开号:CN101499790,2008.1.28,吕鸿文;苏朝琴,“信号延迟电路” 4.公开号:CN101499800,2008.1.28,吕鸿文;苏朝琴,“振荡电路” 得獎事蹟 1.2015/11/2SiliconMituspaperaward,2015IEEEInternationalSystem-On-ChipDesignConference. 2.2015/8/2第二十六屆超大型積體電路研討會,最佳論文候選,紹致翔,周世芳,林鴻文. 3.2014/7/10102學年度全國大學院校積體電路設計競賽研究所全客戶設計組,佳作,林金誼、胡心麟 4.2014/7/10102學年度全國大學院校積體電路設計競賽研究所全客戶設計組,佳作,黃永興、莊承翰 5.2013/8/6晶片設計中心2012年度優等設計獎,設計名稱:應用於特定短距通訊系統之中頻帶通濾波器,林金誼、莊明泰 6.2013/8/6晶片設計中心2012年度優等設計獎,設計名稱:一個快速起振的十位元數位控制震盪電路,莊明泰 7.2012/11/5SKHynixpaperaward,2012IEEEInternationalSystem-On-ChipDesignConference 8.工業技術研究院98年度優質專利,”MethodandApparatusforClock/DataRecoverybyusingOversamplingtechniques”,蘇朝琴、李建錫、呂鴻文。

9.2009/11/18亞洲固態電子電路會議2009年學生設計競賽優勝,”Anillustrationofmicro-networkonchipwith10-Gb/stransmissionlinks”,劉偉昌、林志憲、周世傑、呂鴻文、蘇朝琴、洪凱蔚、鄭國興、許明華。

10.2009/5/3晶片設計中心2008年度佳作設計獎,設計名稱:一個無被動電感與被動電容的數位控制店感電容式震盪電路ALCtankDigitalControlOscillatorwithoutPassiveInductor,呂鴻文、史汝敏、蘇朝琴、劉建男。

11.工業技術研究院97年度優質專利,”Buffercircuit”,呂鴻文、蘇朝琴。

12.2007/5/3晶片設計中心2006年度優良設計獎,設計名稱:低功率低面積的全新樹狀序列器A10GbpsTree-TypeMultiplexerDesign”,陳冠宇、呂鴻文、蘇朝琴、劉建男。

13.2004/4/21晶片設計中心2003年度優良設計獎,設計名稱:625MHz低功率小面積全數位相位校正緩衝器”AllDigital625Mbps&2.5GbpsDeskewBufferDesign,莊英廷、呂鴻文、蘇朝琴、劉建男。

14.2004/4/21晶片設計中心2003年度佳作設計獎,設計名稱:可自我校正全數位ASelf-CalibrateAll-Digital3GbpsSATADriverDesign,王信文、呂鴻文、蘇朝琴、劉建男。

15.2003/4/23晶片設計中心2002年度優良設計獎,設計名稱:5Gbps低壓差動訊號傳輸器A5GbpsCMOSLVDSTransmitterwithMulti-PhaseTree-TypeMultiplexer”,呂鴻文、徐仁乾、蘇朝琴、劉建男。

^



請為這篇文章評分?