PCB上的立碑不良缺陷 - 贸泽工程师社区
文章推薦指數: 80 %
PCB上的立碑(tombstone)也叫曼哈顿吊桥或吊桥效应等,是一种片式(无源)元器件组装缺陷状况,其成因是零件两端的锡膏融化时间不一致,而导致片式 ...
跳转到主要内容
博客
cathy的博客
PCB上的立碑不良缺陷
PCB上的立碑不良缺陷
PCB上的立碑(tombstone)也叫曼哈顿吊桥或吊桥效应等,是一种片式(无源)元器件组装缺陷状况,其成因是零件两端的锡膏融化时间不一致,而导致片式元件两端受力不均,这种片式元件自身质量比较轻,在应力的作用下就会造成一边翘起,形象的称之为立碑。
也许纯文字描述大家不太好理解,这里分享一份SMT立碑现象发生过程的视频供大家参考。
在回流前或锡膏熔化前,由于锡膏中凝胶成分的作用,元件两端受到锡膏的粘附力(f)以及本身所受重力(G)的作用而固定在PCB焊盘上,当PCB在轨道上启停时,元件都不会发生移动。
件其实是悬浮于液态焊料表面上,受到向上的浮力F'作用。
如果元件两个焊盘的焊料没有同时润湿两个焊接端子即两端润湿的速率差距较大,或者说两端润湿力差距较大,就会产生立碑或偏移现象。
其实立碑发生的位置大多是片式电容或电感,而电阻却很少发生。
这其实从元件的形状结构上就可以看出来,片式电容或电感端面通常都是正方形,高度值较大,而电阻基本是高度较小的矩形形状,这在润湿过程中,润湿力臂L1,正方形的电容或电感肯定大于相同尺寸的电阻。
假设润湿力相同,力臂大而力矩也大,作用效果也就越明显了。
所以电阻发生立碑的机率会相对小些。
怎样避免SMT造成的立碑失效?
其实就是要避免元件在焊接过程中元件两端的受力不均衡。
如果元件两个焊接端子镀层可焊性不良,两个端子间可焊性有差异,润湿能力不一样,就会产生两个不同的润湿力矩,就可能发生润湿不良、偏移或立碑问题。
回流焊炉温不均匀,造成芯片两端的温度不一致,温差造成锡膏熔化程度不一致,元件两端的应力差造成立碑不良。
两个焊盘沉积锡膏体积差异大,两处锡膏熔化所需要的热量不同而导致锡膏熔化速率差异而产生差异的润湿,就可能发生偏移、立碑的问题。
锡膏印刷偏位,如果锡膏印刷偏移而没有完全沉积在焊盘上,这可能导致元件端子不能与锡膏有效接触,可能根本就不接触锡膏或少量接触,这都极有可能产生立碑或偏移问题。
贴装精度不足也可能导致立碑,这也可以理解,这其实与锡膏印刷偏位机理一样,锡膏不能与元件的两个端子充分接触而导致两端的润湿差异,立碑或偏移就可能发生。
回流焊温度曲线过于陡峭,温度突然爬升,容易造成元件两端焊盘的温度不均匀,小于2°C每秒的升温斜率可以防止立碑问题。
锡膏质量不佳,锡膏是回流焊工艺必需的材料,它是由合金粉末(颗粒)与糊状助焊剂(松香、稀释剂、稳定剂等)载体均匀混合而成的膏状焊料。
其中合金颗粒是形成焊点的主要成分;助焊剂则是去除焊接表面的氧化层,提高润湿性,是确保锡膏质量的关键材料。
锡膏就重量而言,一般80%~90%是金属合金,就体积而言,金属与焊剂各占50%。
保证锡膏的质量主要从存储和使用两个方面来体现,锡膏一般贮存在0℃~10℃之间(或按厂家要求贮存)。
使用方面,锡膏的使用环境一般要求SMT贴片加工车间的温度为25±3℃,湿度为:50±10%(与锡膏的特性有关),使用时要按“先进先出”的原则,并做好取用记录,保证回温时间大于四小时,使用前需进行充分的搅拌,使其粘度具有优良的印刷性和脱模性。
添加完锡膏后应立即盖好锡膏罐的内外盖子,印刷后确保在2小时以内完成回流焊接。
以上都是SMT工厂需要保障的问题,不过有时SMT立碑缺陷比较严重,SMT那边说已经把控了生产工艺,然后把锅甩给Layout,那么Layout时如果避免立碑缺陷呢?
首先,需要注意合理的焊盘设计
焊盘设计应严格保持对称性,即两边焊盘图形与尺寸应该完全一致,以保持焊料熔化时,元件上两边的应力相同,避免造成立碑现象。
SMT焊盘设计是PCB设计中非常重要的环节,它确定了元器件在PCB上的焊接位置。
合理的焊盘设计,在SMT时少量的贴装偏移可以在回流焊时,通过熔化的锡膏表面张力的作用下自动校正,氮素,如果PCB焊盘设计不合理,熔化的锡膏造成元件两边受力不均衡,就会产生元件偏移深圳立碑等焊接缺陷。
片式元件焊盘长度过短,会造成移位、开路、无法焊接等缺陷,反之,焊盘宽度过宽也会导致元器件位移,立碑等缺陷。
创建封装建议参考IPC-7351的标准,主流的EDA软件都自带有符号IPC-7351的封装创建工具,大家可以好好利用。
焊盘连接铜皮需要做花焊盘连接,避免大面积连接铜皮造成焊盘散热过孔造成元件两端受热不均匀。
应该从焊盘对称出线,走线进入焊盘的宽度应该对称。
还要注意PCB设计时,两个元件不要公用焊盘。
本文转载自:转载自吴川斌的博客(https://www.mr-wu.cn)
转载链接:https://www.mr-wu.cn/smt-tombstone/
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。
本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理。
点击这里,获取更多关于应用和技术的有关信息
点击这里,获取更多工程师博客的有关信息
最新文章
这次终于明白单面、双面、多层板了!
PCB板中静电放电的设计与解决方法
PCB板设计阻抗匹配、零欧姆电阻的作用你是否完全掌握?
资料下载:PCB工艺设计规范
PCB中的通孔设计规则
连载二:射频电路设计PCB审查checklist,值得收藏!
最新文章
这次终于明白单面、双面、多层板了!
PCB板中静电放电的设计与解决方法
PCB板设计阻抗匹配、零欧姆电阻的作用你是否完全掌握?
资料下载:PCB工艺设计规范
PCB中的通孔设计规则
连载二:射频电路设计PCB审查checklist,值得收藏!
M博士问答
热门产品推荐
关注贸泽微信公众号,发现更多精彩!
产品类别
LED照明
机电产品
工业自动化
机壳产品
工具与供应
光电子产品
工程工具
传感器
无源元件
连接器
电线与电缆
测试与测量
电路保护
热管理产品
电源
嵌入式解决方案
半导体
查看所有
应用和技术
应用
安全|电机控制|工业|广播|计算|汽车|通讯|医疗|仪器仪表|音频|照明
技术
MEMS|RFID和NFC|Timing|USB3.0|测试和测量|触摸|传感器|低功率|电源|电源管理|恶劣环境|高电压|机器人技术|开源硬件|可编程逻辑|宽能阶|能量收集|太阳能|无线充电|无线射频|无线网状网络|物联网|智能网格
开发工具中心
●LED照明开发工具
●开发软件
●电源管理IC开发工具
●光电开发工具
●传感器开发工具
●射频/无线开发工具
●通信开发工具
●嵌入式开发工具
●模拟与数字IC开发工具
最新评论
感谢分享 1年6个月之前
原文没问题,是我搞错了,不好意思哦! 2年4个月之前
应该是一个笔误 2年4个月之前
谢谢你解释一切 3年2个月之前
开窗处已考虑内层平面成内缩,并已设置合适的禁止布线区。
3年5个月之前
一般的功率三极管、稳压芯片等 3年5个月之前
凭借完美的PCB堆叠,可覆盖高频范围 3年5个月之前
1 4年1周之前
谢谢 4年1个月之前
谢谢 4年1个月之前
延伸文章資訊
- 1PCBA電路板SMD元件立碑的原因及解決方案! - 人人焦點
SMT回流焊接「立碑」現象發生在CHIP元件(如SMD貼片電容和SMD貼片電阻)的回流焊接過程中,元件體積越小越容易發生。 其產生原因是,元件兩端焊盤上的錫膏 ...
- 2SMT 立碑原因及防護措施 - 每日頭條
什麼是立碑?立碑(Tombstone)也叫墓碑、曼哈頓吊橋或吊橋效應等。是一種片式(無源)元器件組裝缺陷狀況,片式元器件只有一個金屬化端子焊接在焊盤 ...
- 30201 & 01005器件立碑的成因分析与预防措施
0201和01005器件由于其封装尺寸已经低于1.0mm,对PCB的DFM设计和制造工艺、以及SMT制程工艺的要求、电子元器件的制造工艺、表面处理工艺技术等方面提出了更 ...
- 4SMT贴片加工工艺造成立碑现象的解决方法? - PCB厂家
SMT贴片生产中的不良现象立碑就是印刷电路板上经过加工的元器件出现立起现象,SMT贴片加工工艺问题均会引起SMT贴片加工过程中,回流焊接时元件两端的 ...
- 5PCB上的立碑不良缺陷 - 贸泽工程师社区
PCB上的立碑(tombstone)也叫曼哈顿吊桥或吊桥效应等,是一种片式(无源)元器件组装缺陷状况,其成因是零件两端的锡膏融化时间不一致,而导致片式 ...